4月29日信息,Achronix半导体公司今天公布:企业已逐渐提早向顾客交货其选用7nm工艺的Speedster 7t AC7t1500 FPGA集成ic。
Speedster7t产品系列是致力于解决人工智能技术/深度学习(AI/ML)、5G基础设施建设、互联网解决、测算储存、检测和精确测量等一系列多元化运用中的带宽测试工作中负荷而设计方案;在这种运用中,Speedster7t FPGA清除了传统式FPGA具备的重要特性短板。
Speedster7t FPGA产品系列由tsmc(TSMC)的7nm工艺技术性,为互联网解决、储存和测算加快等运用出示业内最大的特性。
AchronixCEORobert Blake表明:“Achronix的Speedster7t FPGA集成ic为顾客出示了现如今可以用的FPGA集成ic能够出示的最大网络带宽,并包括创新能力的构架特点,进而使其变成数据信息加快运用的理想化挑选。”
据了解,AC7t1500 FPGA集成ic为带宽测试运用开展了提升,它包含业内第一个双重网络带宽容积超出20 Tbps的二维上面互联网(3D NoC),及其112 Gbps SerDes、PCIe Gen5、400G以太网接口和外界储存器网络带宽为4 Tbps的GDDR6插口;它还包含一个全新升级的、创新能力的深度学习CPU(MLP)控制模块列阵,该控制模块列阵特别适合AI / ML运用中常需的各种各样性能卓越工作中负荷。Speedster7t FPGA由Achronix的专用工具模块出示适用,该模块包含Synplify Pro综合性专用工具及其ACE合理布局走线和时钟频率专用工具。这种历经领域认证的设计工具已经可供顾客应用来评定和设计方案Speedster7t FPGA元器件。
Speedster7t FPGA的关键构架性自主创新之一是有着业内第一个3D NoC上面互联网。3D NoC遮盖了全部FPGA逻辑性列阵并出示专用型的带宽测试途径,进而使全部的作用模块控制模块和外场I/O中间及其其与FPGA逻辑性列阵中间能够 完成互联。3D NoC清除了传统式FPGA中存有的繁杂的走线短板,而且能够 在遍布整个FPGA中的80个连接点的每一个连接点上推送或接受512Gbps的网络带宽,进而造成超过20Tbps的双重总网络带宽。这类构造简单化了合理布局走线并加速了时钟频率收敛性,进而适用设计方案工作人员去应用全部可以用的逻辑性解决和储存器資源,以在其设计方案中完成多元化。
Achronix现阶段已经向顾客出示AC7t1500 FPGA的工程项目样照,预估将在2021年第三季度进行对FPGA逻辑性列阵、硬IP和外界插口的全元器件认证,并将在2021年底前逐渐销售量产元器件。
发表评论
◎欢迎参与讨论,请在这里发表您的看法、交流您的观点。